Veuillez utiliser cette adresse pour citer ce document : http://repository.enp.edu.dz/jspui/handle/123456789/2396
Affichage complet
Élément Dublin CoreValeurLangue
dc.contributor.authorBouallag, Sofiane-
dc.contributor.authorBouhedda, Mounir-
dc.contributor.otherBoudjema, Fares, Directeur de thèse-
dc.date.accessioned2020-12-23T13:06:58Z-
dc.date.available2020-12-23T13:06:58Z-
dc.date.issued1996-
dc.identifier.otherPA00896-
dc.identifier.urihttp://repository.enp.edu.dz/xmlui/handle/123456789/2396-
dc.descriptionMémoire de Projet de Fin d’Études : Génie Electrique. Automatique : Alger, École Nationale Polytechnique : 1996fr_FR
dc.description.abstractLa finalité de ce travail était d'établir une nouvelle structure pour la conversion A/D ultra-rapide. A cet effet les réseaux de neurones artificiels se sont bien prêtés; plusieurs approches (sortie binaire, sortie Gray, réseau dynamique...) ont été utilisées aboutissant à des résultats relativement satisfaisants. A la fin a été élaboré une nouvelle architecture permettant la synthèse d'un ADC neuronal à un bits sans aucun apprentissage. La faisabilité de cette nouvelle architecture a été prouvée par la réalisation d'un ADC neuronal à quatre bits qui donna les résultats désirés.fr_FR
dc.language.isofrfr_FR
dc.subjectADC flash -- Conversionfr_FR
dc.subjectADC flash -- Synthèsefr_FR
dc.subjectADC flash -- Apprentissagefr_FR
dc.subjectADC flash -- Généralisationfr_FR
dc.subjectADC flash -- Réalisationfr_FR
dc.subjectRéseaux -- Neurones artificielsfr_FR
dc.subjectAmplificateur -- Opérationnelfr_FR
dc.subjectGray MSB LSB-
dc.titleNouvelle approche pour la synthèse d'un ADC flash : etude, conception et réalisationfr_FR
dc.typeThesisfr_FR
Collection(s) :Département Automatique

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
BOUALLAG.Sofiane_BOUHEDDA.Mounir.pdfPA008962.44 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.