Veuillez utiliser cette adresse pour citer ce document : http://repository.enp.edu.dz/jspui/handle/123456789/2517
Titre: Implémentation sur circuit reconfigurable d'un décodeur de Reed-Solomon pour les communications sans fils
Auteur(s): Khemis, Redouane
Kaced, Karim
Taghi, Mohamed Oussaid, Directeur de thèse
Abdelouel, Lahcen, Directeur de thèse
Mots-clés: Reed-Solomon -- Codes
Codage canal
FPGA
Correcteurs d’erreurs -- Code
Circuit reconfigurable -- Implémentation
Date de publication: 2013
Résumé: Ce travail s’inscrit dans le cadre de l’étude des codes correcteurs d’erreurs. Nous nous intéressons tout particulièrement aux codes de Reed-Solomon utilisés dans les communications sans fils. Après une étude théorique de ces codes, nous proposons deux architectures pour les codeurs et décodeurs de Reed-Solomon (15, 9) et (255, 239), l’une bas´e sur la théorie d’Euclid et l’autre sur les registres à décalage de Berlekamp-Massey. Les codes de description sont écrits en VHDL, la synthèse est l’implémentation aussi bien du codeur et des décodeurs est réalisé à l’aide de l’outil ISE de Xilinx sur carte FPGA.
Description: Mémoire de Projet de Fin d’Études : Électronique : Alger, Ecole Nationale Polytechnique : 2013
URI/URL: http://repository.enp.edu.dz/xmlui/handle/123456789/2517
Collection(s) :Département Electronique

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
KACED.Karim_KHEMIS.Redouane.pdfPN012132.57 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.