Veuillez utiliser cette adresse pour citer ce document : http://repository.enp.edu.dz/jspui/handle/123456789/2976
Titre: Implémentation sur FPGA d'un filtre adapté à base du procédé de compression d'impulsion radar
Auteur(s): Mahgoun, Hichem
El Mounir, Abdelaziz Mohamed, Directeur de thèse
Belouchrani, Adel, Directeur de thèse
Mots-clés: Radar
FPGA
Filtre adapté
Compression d’impulsion
Forme d’onde
Date de publication: 2008
Résumé: Le filtre adapté est un organe principal du récepteur Radar. Il permet d’extraire l’information noyée dans le bruit. Le but de ce travail est de l’implémenter sur un processeur de type FPGA. L’étude des performances du filtre adapté passe par deux étapes importantes: · L’étude des formes d’onde utilisées au niveau de l’émetteur. · L’étude de la réponse du filtre adapté pour chaque forme d’onde. Le travail réalisé dans ce projet se partage en deux parties: · La réalisation d’une interface de simulation au niveau de MATLAB qui simule la réponse du filtre. · L’implémentation du filtre adapté sur FPGA. Ce mémoire se compose de cinq chapitres: Le premier chapitre décrit brièvement le radar à état solide et traite le filtre adapté en termes de rapport signal sur bruit, les modèles mathématiques du filtre dans le domaine fréquentiel et temporel ainsi que les lobes secondaires de la réponse du filtre. Le second chapitre traite de la fonction d’ambiguïté comme outil de caractérisation temps-fréquence et plus particulièrement voir ce qui se rapporte à l’effet du Doppler sur les performances du filtre adapté. Le troisième chapitre décrit la mise en œuvre du filtre adapté d’un récepteur radar à état solide en utilisant le procédé de compression d’impulsions avec deux classes de formes d’ondes: le codage de fréquence et le codage de phase. Le quatrième chapitre décrit la simulation sous environnement Matlab du filtre de compression avec la fonction d’ambiguïté de la forme d’onde utilisée. Dans le cinquième chapitre, nous donnerons les résultats d’implémentation sur circuits FPGA de la famille Xilinx avec les ressources FPGA ainsi qu’une évaluation des contraintes temps liées à notre conception. Enfin, nous clôturons avec une conclusion générale pour résumer les résultats obtenus ainsi que les perspectives de poursuite de ce travail.
Description: Mémoire de Projet de Fin d'Etudes: Electronique: Alger, Ecole Nationale Polytechnique: 2008
URI/URL: http://repository.enp.edu.dz/xmlui/handle/123456789/2976
Collection(s) :Département Electronique

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
MAHGOUN.Hichem.pdfPN010081.55 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.