Veuillez utiliser cette adresse pour citer ce document : http://repository.enp.edu.dz/jspui/handle/123456789/4192
Titre: Implementation d'un classificateur neuronal base sur l'algorithme RPG des rythmes cerebraux sur FPGA
Auteur(s): Salhi, Dalila
Mehenni, Mohamed, Directeur de thèse
Mots-clés: Implementation
Classificateur neuronal
RPG FPGA
Rythmes cerebraux
Date de publication: 2009
Editeur: Ecole nationale polytechnique
Collection/Numéro: Electronique;
Résumé: Le travail présenté dans ce mémoire, consiste à concevoir et implémenter un classificateur neuronal basé sur l’algorithme de la rétro propagation du gradient RPG, des rythmes cérébraux en utilisant l’enregistrement EEG. L’architecture globale de notre classificateur est implémentée sur le circuit VIRTEX-II XC2V3000 de XILINX, cette architecture a consommé 83% des ressources internes du circuit FPGA avec un fonctionnement piloté par une horloge de l’ordre de 35 MHz.
Description: Mémoire de Magister: Électronique : Alger, École Nationale Polytechnique: 2009.
URI/URL: http://repository.enp.edu.dz/xmlui/handle/123456789/4192
Collection(s) :Département Electronique

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
SALHI.Dalila.pdfM0067097.49 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.