Veuillez utiliser cette adresse pour citer ce document : http://repository.enp.edu.dz/jspui/handle/123456789/455
Titre: Nouvelles architectures d'interfaçage graphique dans les systèmes à microprocesseur
Auteur(s): Maamoun, Mountassar
Berkani, Daoud, Directeur de thèse
Mots-clés: Interfaçage graphique
Systèmes à microprocesseur
Traitement d’images en temps réel
Système logiciel/matériel
Date de publication: 2007
Résumé: Cette thèse présente une contribution à l’interfaçage graphique dans les systèmes à microprocesseur. Nous nous sommes posé comme objectif de concevoir de nouveaux systèmes d’adressage physique et de développer de nouveaux principes de reproduction vidéo. Dans le contexte de l’interfaçage nous avons développé l’Adressage Physique Etendu, l’Adressage Physique Accéléré, l’Adressage Physique Rapide et l’Adressage Physique Avancé. Pour le principe de la reproduction d’images, nous avons élaboré une nouvelle architecture de reconstruction d’images basée sur la décomposition physique de la mémoire vidéo pour assurer un accès simultané de lecture/écriture. Les systèmes proposés sont réalisables avec la logique programmable et constituent une solution pour les systèmes d’affichages avec un traitement d’images en temps réel. Une partie des travaux réalisés est référenciée dans le brevet « DIGITAL IMAGE TRANSFER CONTROLLER ». Le brevet est exploité par Sony® et enregistré dans U.S Patent le 20 septembre 2005. Cette thèse est répartie en quatre chapitres: Le premier chapitre est consacré à la présentation de l’état de l’art des interfaces d'entrées sorties et le fonctionnement général des bus actuels. Le deuxième chapitre expose nos quatre nouvelles techniques d’interfaçages dans les systèmes à microprocesseur: l’Adressage Physique Etendu, l’Adressage Physique Accéléré, l’Adressage Physique Rapide et l’Adressage Physique Avancé. Dans le troisième chapitre nous exposons une revue des principaux types de circuits intégrés programmables et reprogrammables, allant de la simple mémoire programmable au circuit FPGA (Field Programmable Gate Array). Ensuite nous présentons l’implémentation et le test de nos techniques d’interfaçage sur des cibles de la logique programmable en utilisant des solutions schématiques et VHDL. Le quatrième chapitre présente les nouvelles techniques de production d’image basées sur les nouveaux systèmes d’interfaçages ainsi que les techniques d’affichage admettant un accès simultané de lecture/écriture sur la RAM vidéo. La thèse se termine par une conclusion générale où nous commentons le travail effectué et nous proposons des améliorations et perspectives.
Description: Thèse de Doctorat : Électronique : Alger, École Nationale Polytechnique : 2007
URI/URL: http://repository.enp.edu.dz/xmlui/handle/123456789/455
Collection(s) :Département Electronique

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
MAAMOUN.Mountassar.pdf4.3 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.