Veuillez utiliser cette adresse pour citer ce document : http://repository.enp.edu.dz/jspui/handle/123456789/7029
Titre: Etude et implémentation sur circuit reconfigurable de l'algorithme d'Euclid pour le décodage de Reed-Solomon
Auteur(s): Khemis, Redouane
Taghi, Mohamed Oussaid, Directeur de thèse
Abdelouel, Lahcen, Directeur de thèse
Mots-clés: Euclid
Codes de Reed-Solomon
FPGA
Code correcteurs d’erreurs
Date de publication: 2013
Résumé: Ce travail s’inscrit dans le cadre de l’étude des codes correcteurs d’erreurs. Je m’intéresse tout particulièrement au bloc d’Euclid utilisé dans le décodage de Reed-Solomon. Après une étude théorique de ces codes, je propose une architectures pour le décodeurs de Reed-Solomon (15, 9) et (255, 239) basée sur la théorie d’Euclid. Les codes de description sont écrits en VHDL, la synthèse est l’implémentation de ce bloc est réalisé à l’aide de l’outil ISE de Xilinx sur carte FPGA.
Description: Mémoire de Master : Electronique : Alger, Ecole Nationale Polytechnique : 2013
URI/URL: http://repository.enp.edu.dz/xmlui/handle/123456789/7029
Collection(s) :Département Electronique

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
KHEMIS.Redouane.pdfMs05613658.39 kBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.