Veuillez utiliser cette adresse pour citer ce document :
http://repository.enp.edu.dz/jspui/handle/123456789/1742
Affichage complet
Élément Dublin Core | Valeur | Langue |
---|---|---|
dc.contributor.author | Yahiaoui Née Menzer, Chafia | - |
dc.contributor.other | Haddadi, Mourad, Directeur de thèse | - |
dc.date.accessioned | 2020-12-21T14:07:46Z | - |
dc.date.available | 2020-12-21T14:07:46Z | - |
dc.date.issued | 1994 | - |
dc.identifier.other | M002194 | - |
dc.identifier.uri | http://repository.enp.edu.dz/xmlui/handle/123456789/1742 | - |
dc.description | Mémoire de Magister : Électronique : Alger, Ecole Nationale Polytechnique : 1994 | fr_FR |
dc.description.abstract | Nous avons tout au long de cette thèse présenté le programme sous son aspect informatique et sous l'angle des performances du processeur d'analyse. Sa réalisation a été effectuée sur la station VAX sous le système VMS. Ainsi ont été mis au point: - Le langage de description LDCE. - Le module de liaison LIEN. - Le simulateur en mode continu CONT. - Le simulateur en mode transitoire TRAN. - L'éditeur de résultats PRINT. Cette structuration modulaire fournit un atout supplémentaire à la diffusion et au développement du programme et de plus assurera dans l'avenir une maintenance informatique assez aisée. Bien que les résultats obtenus soient satisfaisants, l'amélioration du programme peut être envisagée sur plusieurs plans. Dans le but d'améliorer le temps d'exécution, il serait possible de reécrire en assembleur certains sous-programmes sollicités plus fréquemment. Dans tous les programmes de simulation, plus de la moitié du temps est consacré à l'évaluation des expressions qui décrivent les composants des éléments qui constituent le circuit à analyser. Le souci majeur est la diminution du coût de la simulation par l'amélioration des algorithmes numériques de résolution des équations. Au niveau des méthodes d'intégration, par exemple choisir celles qui permettent une adaptation du pas sur le temps et cela grâce à un test de précision comme la méthode de Gear par exemple. Afin que la description du circuit soit la plus concise possible, une extension du langage LDCE doit être envisagée: cela facilite surtout la description des macro-circuits grâce à la notion de sous-circuits. Dans le même but, une expansion de la bibliothèque de composants serait propice à une plus large simulation de circuits. | fr_FR |
dc.language.iso | fr | fr_FR |
dc.subject | Circuits intégrés bipolaires | fr_FR |
dc.subject | Modèle du transistor bipolaire | fr_FR |
dc.subject | Analyse des circuits électriques | fr_FR |
dc.subject | Méthodes intégration numériques | fr_FR |
dc.subject | Résolution du système matriciel | fr_FR |
dc.title | Elaboration d'un programme d'analyse de circuits intégrés bipolaires | fr_FR |
dc.type | Thesis | fr_FR |
Collection(s) : | Département Electronique |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
MENZER.Chafia.pdf | M002194 | 2.42 MB | Adobe PDF | Voir/Ouvrir |
Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.