Veuillez utiliser cette adresse pour citer ce document : http://repository.enp.edu.dz/jspui/handle/123456789/1782
Affichage complet
Élément Dublin CoreValeurLangue
dc.contributor.authorMeghnoudj, Thouria-
dc.contributor.authorTadrist, Hamza-
dc.contributor.otherM. Taghi, Directeur de thèse-
dc.date.accessioned2020-12-21T21:06:24Z-
dc.date.available2020-12-21T21:06:24Z-
dc.date.issued2018-
dc.identifier.otherP000193-
dc.identifier.urihttp://repository.enp.edu.dz/xmlui/handle/123456789/1782-
dc.descriptionMémoire de Projet de Fin d’Étude : Électronique : Alger, École Nationale Polytechnique : 2018fr_FR
dc.description.abstractDans ce travail, nous avons étudié l'une des techniques les plus importantes dans le traitement et la correction des erreurs pour les communications sans fils. Pour envoyer des informations dans le domaine des communications nous avons besoin d’un encodeur et d’un décodeur et à cette fin nous avons utilisé le concept Turbo, qui se décline en deux techniques: MAP et SOVA. La première est caractérisée par sa précision et sa complexité. Tandis que la deuxième, proposée par Hagenauer, est très répandue dans le domaine de la communication à cause de sa complexité réduite. Nous proposons l’implémentation sur FPGA d’une architecture matérielle du système « turbocodes » en utilisant le langage de description matérielle VHDL accompagnée des simulation de l’encodeur et du décodeur.fr_FR
dc.language.isofrfr_FR
dc.subjectCorrection des erreursfr_FR
dc.subjectCommunication sans filsfr_FR
dc.subjectEncodeurfr_FR
dc.subjectDécodeurfr_FR
dc.subjectTurbofr_FR
dc.subjectMAPfr_FR
dc.subjectSOVAfr_FR
dc.subjectVHDLfr_FR
dc.titleImpleméntation sur circuit reconfigurable d’un turbo-decodeur sova pour les communications numériquesfr_FR
dc.typeThesisfr_FR
Collection(s) :Département Electronique

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
MEGHNOUDJ.Thouria_TADRIST.Hamza.pdfPN014182.66 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.