Veuillez utiliser cette adresse pour citer ce document : http://repository.enp.edu.dz/jspui/handle/123456789/1783
Affichage complet
Élément Dublin CoreValeurLangue
dc.contributor.authorAchouri, Idris-
dc.contributor.otherM. Taghi, Directeur de thèse-
dc.date.accessioned2020-12-21T21:11:56Z-
dc.date.available2020-12-21T21:11:56Z-
dc.date.issued2018-
dc.identifier.otherP000297-
dc.identifier.urihttp://repository.enp.edu.dz/xmlui/handle/123456789/1783-
dc.descriptionMémoire de Projet de Fin d’Étude : Électronique : Alger, École Nationale Polytechnique : 2018fr_FR
dc.description.abstractCodes de contrôle de parité `a faible densité (LDPC) codes font partie des codes correcteurs d’erreur les plus performant, puisque ils permettent d’atteindre une performance de correction d’erreur tr`es proche de la limite de Shanon pour des codes en block tr`es larges. Nous avons consacré notre travail `a la conception d’une architecture semi parallèle, flexible d’un décodeur LDPC basée sur l’ de décodage Min-sum. Les performances de cet algorithme de décodage ont été valide´ dans un premier temps par le biais d’une simulation. La conception de l’architecture du décodeur a été ensuite implémentée sur la carte FPGA après réduction de la taille du code LDPC considéré pour ce travail, à cause des exigences de test. Les schémas générés par la description HDL de cette architecture ont été associé aux résultats de synthèse.fr_FR
dc.language.isofrfr_FR
dc.subjectLDPCfr_FR
dc.subjectFPGAfr_FR
dc.subjectHDLfr_FR
dc.subjectMin-Sumfr_FR
dc.subjectDécoderfr_FR
dc.subjectArchitecturefr_FR
dc.subjectImplémentationfr_FR
dc.titleImplémentation sur FPGA d’un décodeur LDPC pour les communications sans filsfr_FR
dc.typeThesisfr_FR
Collection(s) :Département Electronique

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
ACHOURI.Idris.pdfPN012185.14 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.