Veuillez utiliser cette adresse pour citer ce document :
http://repository.enp.edu.dz/jspui/handle/123456789/1876
Affichage complet
Élément Dublin Core | Valeur | Langue |
---|---|---|
dc.contributor.author | Touhami Née Mahdi, Rachida | - |
dc.contributor.other | Meraghni, A., Directeur de thèse | - |
dc.date.accessioned | 2020-12-22T09:29:56Z | - |
dc.date.available | 2020-12-22T09:29:56Z | - |
dc.date.issued | 1989 | - |
dc.identifier.other | M000489 | - |
dc.identifier.uri | http://repository.enp.edu.dz/xmlui/handle/123456789/1876 | - |
dc.description | Mémoire de Magister: Electronique: Alger, Ecole Nationale Polytechnique: 1989 | fr_FR |
dc.description.abstract | Ceci nous mène à établir notre plan de travail comme suit: Dans un premier chapitre; nous présenterons la conception du modèle numérique du transistor M.O.S qui comprend deux approximations (transistor simple, transistor avec Cgs et Cgd) ainsi qu'une étude sur les modèles mathématiques et physiques. Au deuxième chapitre, le choix de l'algorithme d'analyse résulte d'un compromis entre la convergence, le temps de calcul et l'espace mémoire. Nous étudierons principalement les méthodes d'analyse, de formulation et d'intégration pour l'élaboration d'un programme universel avec temps de réponse et espace mémoire optimaux. Au troisième chapitre; les méthodes de formulation des équations par la théorie des graphes et la variable d'état, présentent des contraintes pour l'élaboration d'un logiciel universel. Nous avons jugé utile d'élaborer un algorithme de formulation automatique des équations d'analyse pour le transistor M.O.S. simple, le transistor avec capacité entre électrodes. Une étude numérique sur les méthodes de résolution des équations linéaires nous a permis l'amélioration de ce programme. Au quatrième chapitre; l'optimisation a été faite à partir: - De l'élaboration des logiciels de conversion topologie / données de description. - Du choix d'un calcul automatique du pas d'intégration, permettant de diminuer le temps d'exécution du PATMOS. Les vérifications expérimentales nous ont permis d'évaluer la précision avec laquelle le circuit intégré est simulé. | fr_FR |
dc.language.iso | fr | fr_FR |
dc.subject | Programme d'analyse transitoire | fr_FR |
dc.subject | Circuits intégrés à M.O.S | fr_FR |
dc.subject | Modélisation du transistor | fr_FR |
dc.subject | MOS Programme | fr_FR |
dc.subject | PATMOS | fr_FR |
dc.title | Etude et réalisation d'un programme d'analyse transitoire des circuits intégrés à M.O.S.: P.A.T.M.O.S. | fr_FR |
dc.type | Thesis | fr_FR |
Collection(s) : | Département Electronique |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
MAHDI.Rachida.pdf | M000489 | 3.59 MB | Adobe PDF | Voir/Ouvrir |
Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.