Veuillez utiliser cette adresse pour citer ce document : http://repository.enp.edu.dz/jspui/handle/123456789/2517
Affichage complet
Élément Dublin CoreValeurLangue
dc.contributor.authorKhemis, Redouane-
dc.contributor.authorKaced, Karim-
dc.contributor.otherTaghi, Mohamed Oussaid, Directeur de thèse-
dc.contributor.otherAbdelouel, Lahcen, Directeur de thèse-
dc.date.accessioned2020-12-24T08:26:29Z-
dc.date.available2020-12-24T08:26:29Z-
dc.date.issued2013-
dc.identifier.otherPN01213-
dc.identifier.urihttp://repository.enp.edu.dz/xmlui/handle/123456789/2517-
dc.descriptionMémoire de Projet de Fin d’Études : Électronique : Alger, Ecole Nationale Polytechnique : 2013fr_FR
dc.description.abstractCe travail s’inscrit dans le cadre de l’étude des codes correcteurs d’erreurs. Nous nous intéressons tout particulièrement aux codes de Reed-Solomon utilisés dans les communications sans fils. Après une étude théorique de ces codes, nous proposons deux architectures pour les codeurs et décodeurs de Reed-Solomon (15, 9) et (255, 239), l’une bas´e sur la théorie d’Euclid et l’autre sur les registres à décalage de Berlekamp-Massey. Les codes de description sont écrits en VHDL, la synthèse est l’implémentation aussi bien du codeur et des décodeurs est réalisé à l’aide de l’outil ISE de Xilinx sur carte FPGA.fr_FR
dc.language.isofrfr_FR
dc.subjectReed-Solomon -- Codesfr_FR
dc.subjectCodage canalfr_FR
dc.subjectFPGAfr_FR
dc.subjectCorrecteurs d’erreurs -- Codefr_FR
dc.subjectCircuit reconfigurable -- Implémentation-
dc.titleImplémentation sur circuit reconfigurable d'un décodeur de Reed-Solomon pour les communications sans filsfr_FR
dc.typeThesisfr_FR
Collection(s) :Département Electronique

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
KACED.Karim_KHEMIS.Redouane.pdfPN012132.57 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.