Veuillez utiliser cette adresse pour citer ce document : http://repository.enp.edu.dz/jspui/handle/123456789/2663
Affichage complet
Élément Dublin CoreValeurLangue
dc.contributor.authorZouaoui, Massiva Yamina-
dc.contributor.authorHadji, Abderrezak-
dc.contributor.otherTaghi, Mohamed Oussaid, Directeur de thèse-
dc.contributor.otherAbdelouel, Lahcen, Directeur de thèse-
dc.date.accessioned2020-12-24T10:39:35Z-
dc.date.available2020-12-24T10:39:35Z-
dc.date.issued2012-
dc.identifier.otherPN01712-
dc.identifier.urihttp://repository.enp.edu.dz/xmlui/handle/123456789/2663-
dc.descriptionMémoire de Projet de Fin d'Etudes : Electronique : Alger, Ecole Nationale Polytechnique : 2012fr_FR
dc.description.abstractCe travail s’articule autour de la simulation et l’implémentation sur FPGA d’un décodeur de Viterbi à décision ferme. Il s'agit d'un décodeur utilisé dans les récepteurs des systèmes de communication numériques lorsque l'information est codée par un code convolutionnel. Cet algorithme concerne le décodage de canal et sert donc à la détection et à la correction des erreurs au sein de l'information reçue. Nous avons supposé un codeur convolutionnel de longueur de contrainte L = 4 et de rendement R = 1/2 défini par les polynôme générateurs g1 = 13 et g2 = 15. Nous avons effectué des simulations sur MATLAB pour cette même longueur mais aussi pour une longueur quelconque. Nous avons aussi réalisé un programme VHDL dont nous avons exposé l'avancement et les résultats.fr_FR
dc.language.isofrfr_FR
dc.subjectCode convolutionelsfr_FR
dc.subjectCodage de canalfr_FR
dc.subjectCircuit reconfigurablefr_FR
dc.titleImplémentation sur circuit reconfigurable d'un décodeur de viterbi à décision fermefr_FR
dc.typeThesisfr_FR
Collection(s) :Département Electronique

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
ZOUAOUI.Massiva Yamina_HADJI.Abderrezak.pdfPN01712153.06 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.