Veuillez utiliser cette adresse pour citer ce document : http://repository.enp.edu.dz/jspui/handle/123456789/2920
Affichage complet
Élément Dublin CoreValeurLangue
dc.contributor.authorHallal, Abdelkader-
dc.contributor.authorEl Abed, Khalil-
dc.contributor.otherSadoun, Rabah, Directeur de thèse-
dc.date.accessioned2020-12-27T10:34:00Z-
dc.date.available2020-12-27T10:34:00Z-
dc.date.issued2008-
dc.identifier.otherPN00808-
dc.identifier.urihttp://repository.enp.edu.dz/xmlui/handle/123456789/2920-
dc.descriptionMémoire de Projet de Fin d'Etudes: Electronique: Alger, Ecole Nationale Polytechnique: 2008fr_FR
dc.description.abstractNotre projet a pour objet de l’implémentation de l’algorithme de cryptographie RSA sur FPGA et son adaptation à une solution SoC. L’implémentation de l’algorithme peut prendre diverses formes. Nous citons les implémentations sérielle, parallèle et systolique. Nous avons opté pour l’implémentation systolique car elle apporte un meilleur compromis entre la surface et le temps de traitement. L’implémentation a été réalisée sur l’environnement ISE/EDK de Xilinx. Le développement de ce dernier a suivi le cheminement suivant: Le premier chapitre donne une introduction à la cryptographie, en partant de son historique, de ses techniques ainsi que des standards de chiffrement. Nous aborderons le cas particulier de la primalité dans la cryptographie. Dans le second chapitre, on abordera la cryptographie asymétrique. On exposera les systèmes à clef publique existants; nous nous intéresserons au cas spécifique du chiffrement RSA. On abordera dans le troisième chapitre les implémentations possibles de l’algorithme RSA tenant compte des diverses architectures possibles. Le dernier chapitre traitera du développement de notre implémentation. On présentera pour cela le circuit systolique implémenté et son intégration dans une architecture SoC.fr_FR
dc.language.isofrfr_FR
dc.subjectCryptographiefr_FR
dc.subjectRSAfr_FR
dc.subjectMontgomeryfr_FR
dc.subjectSystoliquefr_FR
dc.subjectSoCfr_FR
dc.subjectFPGAfr_FR
dc.subjectIP-Corefr_FR
dc.titleCryptographie RSA sur FPGAfr_FR
dc.typeThesisfr_FR
Collection(s) :Département Electronique

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
EL ABED.Khalil_HALLAL.Abdelkader.pdfPN00808987.58 kBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.