Veuillez utiliser cette adresse pour citer ce document : http://repository.enp.edu.dz/jspui/handle/123456789/4939
Affichage complet
Élément Dublin CoreValeurLangue
dc.contributor.authorBoulkhrachef, Salah-
dc.contributor.authorKadri, Lyes-
dc.contributor.otherHemici, Boualem, Directeur de thèse-
dc.date.accessioned2021-01-05T14:30:02Z-
dc.date.available2021-01-05T14:30:02Z-
dc.date.issued1997-
dc.identifier.otherPA00897-
dc.identifier.urihttp://repository.enp.edu.dz/xmlui/handle/123456789/4939-
dc.descriptionMémoire de Projet de Fin d’Études : Électrotechnique : Alger, École Nationale Polytechnique : 1997fr_FR
dc.description.abstractDans ce mémoire, nous avons appliqué à la machine asynchrone des méthodologies concernant deux stratégies de commande différentes: conventionnelles et non conventionnelles et établi les avantages de chaque technique. Le but du premier chapitre est l'élaboration d'un modèle mathématique du groupe convertisseur statique machine asynchrone utilisé par la suite. Le deuxième chapitre présente la commande indirecte par orirntation du flux rotorique. Le troisième chapitre montre le réglage de la vitesse de la machine par deux types des régulateurs PDI (PI et IP). Une comparaison est effectuée pour montrer les performances de chacun des deux régulateurs. Le quatrième chapitre regroupe un ensemble de méthodologies concernant la commande floue. Le cinquième chapitre donne une méthode de développement d'algorithme flou. Le sixième chapitre présente une association des deux types de régulateur conventionnel et non conventionnel (PI et flou, IP et flou). Le dernier chapitre montre l'influence de la résistance rotorique Rr sur la dynamique du système à réguler, une solution est proposé pour compenser cette variation.fr_FR
dc.language.isofrfr_FR
dc.subjectConvertisseur statiquefr_FR
dc.subjectMachine asynchronefr_FR
dc.subjectFlux rotoriquefr_FR
dc.subjectCommande flouefr_FR
dc.subjectAlgorithme floufr_FR
dc.subjectRéglage de vitessefr_FR
dc.subjectRégulateurs-
dc.titleMéthodologies de commande de la machine asynchrone incluant la logique flouefr_FR
dc.typeThesisfr_FR
Collection(s) :Département Electrotechnique

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
BOULKHRACHEF.Salah_KADRI.Lyes.pdfPA008973.17 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.