Veuillez utiliser cette adresse pour citer ce document : http://repository.enp.edu.dz/jspui/handle/123456789/7065
Affichage complet
Élément Dublin CoreValeurLangue
dc.contributor.authorZouaoui, Massiva Yamina-
dc.contributor.otherAbdelouel, Lahcen, Directeur de thèse-
dc.contributor.otherTaghi, Mohamed Oussaid, Directeur de thèse-
dc.date.accessioned2021-01-25T09:37:30Z-
dc.date.available2021-01-25T09:37:30Z-
dc.date.issued2012-
dc.identifier.otherMs01412-
dc.identifier.urihttp://repository.enp.edu.dz/xmlui/handle/123456789/7065-
dc.descriptionMémoire de Master : Electronique : Alger, Ecole Nationale Polytechnique : 2012fr_FR
dc.description.abstractNous avons simulé et tenté d'implémenter un décodeur de Viterbi à décision ferme sur une carte FPGA. Il s'agit d'un décodeur utilisé dans les récepteurs des systèmes de communication numériques lorsque l'information est codée par un code convolutionnel. Cet algorithme concerne le décodage de canal et sert donc à la détection et à la correction des erreurs au sein de l'information reçue. Nous avons supposé un codeur convolutionnel de longueur de contrainte L = 4 et de rendement R = 1/2 défini par les polynôme générateurs g = 13 et g = 15. Nous avons effectué des simulations sur MATLAB pour cette même longueur mais aussi pour une longueur quelconque. Nous avons aussi tenté de réaliser un programme VHDL dont nous avons exposé l'avancement et les résultats.fr_FR
dc.language.isofrfr_FR
dc.subjectDécodeur de canalfr_FR
dc.subjectDécision fermefr_FR
dc.subjectSystèmes de communication numériquefr_FR
dc.subjectCoder conventionnelfr_FR
dc.subjectAlgorithmefr_FR
dc.titleAlgorithme de VITERBI à décision ferme à stratégie de trace-backfr_FR
dc.typeThesisfr_FR
Collection(s) :Département Electronique

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
ZOUAOUI.Massiva Yamina.pdfMs014122.94 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.