Veuillez utiliser cette adresse pour citer ce document : http://repository.enp.edu.dz/jspui/handle/123456789/876
Affichage complet
Élément Dublin CoreValeurLangue
dc.contributor.authorGuellal, Amar-
dc.contributor.otherLarbes, Chérif, Directeur de thèse-
dc.date.accessioned2020-12-17T14:52:53Z-
dc.date.available2020-12-17T14:52:53Z-
dc.date.issued2010-
dc.identifier.otherM000210-
dc.identifier.urihttp://repository.enp.edu.dz/xmlui/handle/123456789/876-
dc.descriptionMémoire de Magister : Electronique : Alger, Ecole Nationale Polytechnique : 2010fr_FR
dc.description.abstractLa technique de modulation de largeur d'impulsion (MLI) calculée avec élimination d’harmonique et asservissement du fondamentale (HEVC) de Patel et Hoft, est une alternative très attirante pour la commande de vitesse du moteur asynchrone triphasé. Mais son utilisation est limitée par le fait que les angles de commutation ne peuvent être calculés en fonctionnement dans des applications temps réel. Le but de ce mémoire est d’implémenter sur un circuit FPGA un nouvel algorithme MLI temps réel basé sur le principe de MLI (HEVC) et les réseaux de neurones. Cet algorithme présente une précision de calcul pratiquement égale à celle de la technique de Patel et Hoft permettant ainsi une élimination des premiers harmoniques sélectionnés et un asservissement du fondamentalfr_FR
dc.language.isofrfr_FR
dc.publisherEcole nationale polytechniquefr_FR
dc.relation.ispartofseriesElectronique;-
dc.subjectFPGA VHDL MLIfr_FR
dc.subjectMoteur asynchronefr_FR
dc.subjectRéseaux de neuronesfr_FR
dc.subjectTemps réelfr_FR
dc.subjectPatel Hoftfr_FR
dc.subjectHarmoniquefr_FR
dc.titleImplémentation sur FPGA d'une commande MLI on-line basée sur le principe des réseaux de neuronesfr_FR
dc.typeThesisfr_FR
Collection(s) :Département Electronique

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
GUELLAL.Amar.pdfM0002101.7 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.