dc.contributor.author |
Hentabli, Wahiba |
|
dc.contributor.other |
Sadoun, Rabah, Directeur de thèse |
|
dc.date.accessioned |
2020-12-20T14:14:06Z |
|
dc.date.available |
2020-12-20T14:14:06Z |
|
dc.date.issued |
2012 |
|
dc.identifier.other |
M005112 |
|
dc.identifier.uri |
http://repository.enp.edu.dz/xmlui/handle/123456789/1256 |
|
dc.description |
Mémoire de Magister : Electronique : Alger, Ecole Nationale Polytechnique : 2012 |
fr_FR |
dc.description.abstract |
Notre mémoire a pour objet l'étude d'un IP Core RSA_512 bits (Circuit Open-core), son extension et son adaptation à une solution SoC.
Cet IP-core a été étudié, testé, et implémenté sous l'environnement ISE/EDK.
Son étude a montré que sa conception est basée sur la méthode d'exponentiation binaire MSB.
Elle est basée d'une part, sur une structure parallèle permettant l’exécution de deux multiplications modulaires en même temps ce qui permet de réduire les temps de Cryptage/Décryptage des données.
D'autre part, elle repose sur l'intégration de l'algorithme de Montgomery qui permet d'accélérer l'exponentiation modulaire.
Les résultats d'implémentation hardware de l'IP-Core sous ISE Xilinx ont été comparés, à ceux obtenus de l'implémentation software de l'algorithme RSA sous Linux C++ en s'appuyant sur la bibliothèque GMP qui supporte les grands nombres, afin d'évaluer les performances de chaque approche.
Ils ont été comparés par la suite à ceux obtenus par une implémentation SOC sous EDK.
L'IP-Core a été interconnecté via un bus de transmission rapide FSL. |
fr_FR |
dc.language.iso |
fr |
fr_FR |
dc.subject |
Cryptographie |
fr_FR |
dc.subject |
RSA |
fr_FR |
dc.subject |
Montgomery |
fr_FR |
dc.subject |
GMP |
fr_FR |
dc.subject |
EDK/Microblaze |
fr_FR |
dc.subject |
SoC |
fr_FR |
dc.subject |
FPGA |
fr_FR |
dc.subject |
IP-Core |
fr_FR |
dc.subject |
FSL |
fr_FR |
dc.title |
Etude et mise en oeuvre d'un IP-Core RSA |
fr_FR |
dc.type |
Thesis |
fr_FR |