Implémentation sur circuit reconfigurable d'un décodeur de viterbi à décision ferme

Show simple item record

dc.contributor.author Hadji, Abderrezak
dc.contributor.other Taghi, Mohamed Oussaid, Directeur de thèse
dc.contributor.other Abdelouel, Lahcen, Directeur de thèse
dc.date.accessioned 2021-01-25T09:56:41Z
dc.date.available 2021-01-25T09:56:41Z
dc.date.issued 2012
dc.identifier.other Ms00512
dc.identifier.uri http://repository.enp.edu.dz/xmlui/handle/123456789/7076
dc.description Mémoire de Master: Electronique: Alger, Ecole Nationale Polytechnique: 2012 fr_FR
dc.description.abstract Ce travail s’articule autour de la simulation et l’implémentation sur FPGA d’un décodeur de Viterbi à décision ferme. Il s'agit d'un décodeur utilisé dans les récepteurs des systèmes de communication numériques lorsque l'information est codée par un code convolutionnel. Cet algorithme concerne le décodage de canal et sert donc à la détection et à la correction des erreurs au sein de l'information reçue. Nous avons supposé un codeur convolutionnel de longueur de contrainte L = 4 et de rendement R = 1/2 défini par les polynôme générateurs g1 = 13 et g2 = 15. Nous avons effectué des simulations sur MATLAB pour cette même longueur mais aussi pour une longueur quelconque. Nous avons aussi réalisé un programme VHDL dont nous avons exposé l'avancement et les résultats. fr_FR
dc.language.iso fr fr_FR
dc.subject Viterbi fr_FR
dc.subject Code convolutionels fr_FR
dc.subject Codage de canal fr_FR
dc.title Implémentation sur circuit reconfigurable d'un décodeur de viterbi à décision ferme fr_FR
dc.title.alternative register exchange fr_FR
dc.type Thesis fr_FR


Files in this item

This item appears in the following Collection(s)

Show simple item record

Search Repository


Advanced Search

Browse

My Account