Implémentation sur FPGA d'une commande MLI on-line basée sur le principe des réseaux de neurones

Show simple item record

dc.contributor.author Guellal, Amar
dc.contributor.other Larbes, Chérif, Directeur de thèse
dc.date.accessioned 2020-12-17T14:52:53Z
dc.date.available 2020-12-17T14:52:53Z
dc.date.issued 2010
dc.identifier.other M000210
dc.identifier.uri http://repository.enp.edu.dz/xmlui/handle/123456789/876
dc.description Mémoire de Magister : Electronique : Alger, Ecole Nationale Polytechnique : 2010 fr_FR
dc.description.abstract La technique de modulation de largeur d'impulsion (MLI) calculée avec élimination d’harmonique et asservissement du fondamentale (HEVC) de Patel et Hoft, est une alternative très attirante pour la commande de vitesse du moteur asynchrone triphasé. Mais son utilisation est limitée par le fait que les angles de commutation ne peuvent être calculés en fonctionnement dans des applications temps réel. Le but de ce mémoire est d’implémenter sur un circuit FPGA un nouvel algorithme MLI temps réel basé sur le principe de MLI (HEVC) et les réseaux de neurones. Cet algorithme présente une précision de calcul pratiquement égale à celle de la technique de Patel et Hoft permettant ainsi une élimination des premiers harmoniques sélectionnés et un asservissement du fondamental fr_FR
dc.language.iso fr fr_FR
dc.publisher Ecole nationale polytechnique fr_FR
dc.relation.ispartofseries Electronique;
dc.subject FPGA VHDL MLI fr_FR
dc.subject Moteur asynchrone fr_FR
dc.subject Réseaux de neurones fr_FR
dc.subject Temps réel fr_FR
dc.subject Patel Hoft fr_FR
dc.subject Harmonique fr_FR
dc.title Implémentation sur FPGA d'une commande MLI on-line basée sur le principe des réseaux de neurones fr_FR
dc.type Thesis fr_FR


Files in this item

This item appears in the following Collection(s)

Show simple item record

Search Repository


Advanced Search

Browse

My Account