Veuillez utiliser cette adresse pour citer ce document : http://repository.enp.edu.dz/jspui/handle/123456789/6893
Titre: Implementation d’un réseau de neurones sur FPGA
Auteur(s): Boukli Hacene, Ghouthi
Sadoun, Rabah, Directeur de thèse
Mots-clés: FPGA
VHDL
Langage C++
Réseaux de neurones
Réseau de neurone GRIPON-BERROU
Date de publication: 2016
Résumé: L’objectif de ce travail est d’implémenter un réseau de neurones dans un circuit FPGA afin d’intégrer le profil de l’utilisateur dans son smartphone. Après une présentation des circuits FPGA, on entamera la partie dédiée aux algorithmes des RN, puis on parlera en particulier du GBNN (GRIPON-BERROU neural network) et de son algorithme. Puis on entamera l’implémentation de cet algorithme dans un circuit FPGA qui va être détaillé tout au long de ce mémoire.
Description: Mémoire de Master : Electronique : Alger, Ecole Nationale Polytechnique : 2016
URI/URL: http://repository.enp.edu.dz/xmlui/handle/123456789/6893
Collection(s) :Département Electronique

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
BOUKLI HACENE.Ghouthi.pdfMs134161.78 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.