Veuillez utiliser cette adresse pour citer ce document :
http://repository.enp.edu.dz/jspui/handle/123456789/7102
Affichage complet
Élément Dublin Core | Valeur | Langue |
---|---|---|
dc.contributor.author | Boutarene, Moncef | - |
dc.contributor.other | Taghi, Mohamed Oussaid, Directeur de thèse | - |
dc.date.accessioned | 2021-01-25T12:23:02Z | - |
dc.date.available | 2021-01-25T12:23:02Z | - |
dc.date.issued | 2019 | - |
dc.identifier.other | EP00018 | - |
dc.identifier.uri | http://repository.enp.edu.dz/xmlui/handle/123456789/7102 | - |
dc.description | Mémoire de Projet de Fin d’Études : Électronique : Alger, École Nationale Polytechnique : 2019 | fr_FR |
dc.description.abstract | Ce travail s’articule autour de la simulation et l’implémentation sur FPGA d’un modem FFT/IFFT multi-path delay commutator à 512 points et d’un codeur spatio-temporel à 4 antennes d’émission pour les systèmes de communications MIMO-OFDM. Il s’agit d’une étude architecturale de la FFT et du codage spatio-temporels en bloc pour les systèmes MIMO-OFDM, suivie de l’implémentation de ces deux composants sur la carte FPGA Nexys 2. | fr_FR |
dc.language.iso | fr | fr_FR |
dc.subject | FFT | fr_FR |
dc.subject | Multi path delay commutator | fr_FR |
dc.subject | Codeur spatio-temporel | fr_FR |
dc.title | Système de communication MIMO-OFDM sur FPGA | fr_FR |
dc.type | Thesis | fr_FR |
Collection(s) : | Département Electronique |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
BOUTARENE.Moncef.pdf | PN00619 | 5.38 MB | Adobe PDF | Voir/Ouvrir |
Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.