Mise en œuvre d’une architecture améliorée d’un processeur FFT sur FPGA

Show simple item record

dc.contributor.author Rabet, Bitam, Katia Rania Zohra
dc.contributor.other Taghi, Mohamed Oussaid, Directeur de thèse
dc.date.accessioned 2023-10-12T10:12:02Z
dc.date.available 2023-10-12T10:12:02Z
dc.date.issued 2023
dc.identifier.other EP00553
dc.identifier.uri http://repository.enp.edu.dz/jspui/handle/123456789/10863
dc.description Mémoire de Projet de Fin d’Études : Electronique : Alger, École Nationale Polytechnique : 2023 fr_FR
dc.description.abstract La Transformée de Fourier Rapide (FFT) est un algorithme numérique utilisé pour calculer efficacement la transformée de Fourier discrète (TFD) d’un signal. Elle permet de décomposer un signal en ses composantes fréquentielles. Étant donné que la transformée de Fourier rapide (FFT) est au cœur de l’algorithme chirp scaling utilisé dans le traitement du radar à synthèse d’ouverture SAR, il est primordial d’évaluer l’algorithme ainsi que sa complexité de calcul afin de concevoir une architecture matérielle FFT optimale. La principale contribution de cette recherche réside dans la conception d’un processeur FFT sur FPGA qui est à la fois rapide, efficient en termes de ressources, et qui peut être configuré avec un nombre variable de points, N (N = 8 k). L’étude comparative menée entre le processeur FFT proposé et les articles de référence récents démontre de manière favorable l’efficacité de cette nouvelle architecture en terme de consommation de ressources matérielles. fr_FR
dc.language.iso fr fr_FR
dc.subject FFT fr_FR
dc.subject SAR fr_FR
dc.subject FPGA fr_FR
dc.title Mise en œuvre d’une architecture améliorée d’un processeur FFT sur FPGA fr_FR
dc.type Thesis fr_FR


Files in this item

This item appears in the following Collection(s)

Show simple item record

Search Repository


Advanced Search

Browse

My Account