dc.contributor.author |
Achouri, Idris |
|
dc.contributor.other |
M. Taghi, Directeur de thèse |
|
dc.date.accessioned |
2020-12-21T21:11:56Z |
|
dc.date.available |
2020-12-21T21:11:56Z |
|
dc.date.issued |
2018 |
|
dc.identifier.other |
P000297 |
|
dc.identifier.uri |
http://repository.enp.edu.dz/xmlui/handle/123456789/1783 |
|
dc.description |
Mémoire de Projet de Fin d’Étude : Électronique : Alger, École Nationale Polytechnique : 2018 |
fr_FR |
dc.description.abstract |
Codes de contrôle de parité `a faible densité (LDPC) codes font partie des codes correcteurs d’erreur les plus performant, puisque ils permettent d’atteindre une performance de correction d’erreur tr`es proche de la limite de Shanon pour des codes en block tr`es larges. Nous avons consacré notre travail `a la conception d’une architecture semi parallèle, flexible d’un décodeur LDPC basée sur l’ de décodage Min-sum. Les performances de cet algorithme de décodage ont été valide´ dans un premier temps par le biais d’une simulation. La conception de l’architecture du décodeur a été ensuite implémentée sur la carte FPGA après réduction de la taille du code LDPC considéré pour ce travail, à cause des exigences de test. Les schémas générés par la description HDL de cette architecture ont été associé aux résultats de synthèse. |
fr_FR |
dc.language.iso |
fr |
fr_FR |
dc.subject |
LDPC |
fr_FR |
dc.subject |
FPGA |
fr_FR |
dc.subject |
HDL |
fr_FR |
dc.subject |
Min-Sum |
fr_FR |
dc.subject |
Décoder |
fr_FR |
dc.subject |
Architecture |
fr_FR |
dc.subject |
Implémentation |
fr_FR |
dc.title |
Implémentation sur FPGA d’un décodeur LDPC pour les communications sans fils |
fr_FR |
dc.type |
Thesis |
fr_FR |