dc.contributor.author |
Haddad, Oussama |
|
dc.contributor.other |
Trabelsi, Mohamed, Directeur de thèse |
|
dc.date.accessioned |
2020-12-22T19:17:27Z |
|
dc.date.available |
2020-12-22T19:17:27Z |
|
dc.date.issued |
2017 |
|
dc.identifier.other |
P000134 |
|
dc.identifier.uri |
http://repository.enp.edu.dz/xmlui/handle/123456789/2079 |
|
dc.description |
Mémoire de Projet de Fin d'Etudes : Electronique : Alger, Ecole Nationale Polytechnique : 2017 |
fr_FR |
dc.description.abstract |
Le travail présenté dans ce mémoire porte sur la conception des boucles à verrouillage de phase (PLL) destinés aux applications RF. L’oscillateur local est l’un des éléments indispensables d’un module RF car il permet la génération des fréquences porteuses, la PLL à pompe de charge, peut être implémentée pour jouer ce rôle compte tenu la stabilité des fréquences qu’elle génère, cette architecture présente une
certaine complexité lors de la conception vu qu’elle se compose de circuits analogiques et numériques.
Dans une approche de conception descendante, le travail que nous avons réalisé s’articule sur trois volets : une conception niveau système de la PLL à pompe de charge de 3e ordre, en optimisant la stabilité et le temps d’acquisition du système, et en validant la conception par une simulation comportementale de l’architecture proposée en Verilog-AMS.
Une conception d’un VCO LC en technologie CMOS 0.18-μm.
Et finalement une conception du diviseur de fréquence programmable. |
fr_FR |
dc.language.iso |
fr |
fr_FR |
dc.subject |
PLL |
fr_FR |
dc.subject |
Synthétiseurs de Fréquence |
fr_FR |
dc.subject |
Oscillateur Local |
fr_FR |
dc.subject |
VCO |
fr_FR |
dc.subject |
0.18-μm CMOS |
fr_FR |
dc.subject |
Etude comportementale |
fr_FR |
dc.subject |
Prédiviseur |
fr_FR |
dc.subject |
Verilog-AMS |
fr_FR |
dc.title |
Contribution à la conception des PLL dédiées aux applications RF |
fr_FR |
dc.type |
Thesis |
fr_FR |