dc.contributor.author |
Khemis, Redouane |
|
dc.contributor.author |
Kaced, Karim |
|
dc.contributor.other |
Taghi, Mohamed Oussaid, Directeur de thèse |
|
dc.contributor.other |
Abdelouel, Lahcen, Directeur de thèse |
|
dc.date.accessioned |
2020-12-24T08:26:29Z |
|
dc.date.available |
2020-12-24T08:26:29Z |
|
dc.date.issued |
2013 |
|
dc.identifier.other |
PN01213 |
|
dc.identifier.uri |
http://repository.enp.edu.dz/xmlui/handle/123456789/2517 |
|
dc.description |
Mémoire de Projet de Fin d’Études : Électronique : Alger, Ecole Nationale Polytechnique : 2013 |
fr_FR |
dc.description.abstract |
Ce travail s’inscrit dans le cadre de l’étude des codes correcteurs d’erreurs.
Nous nous intéressons tout particulièrement aux codes de Reed-Solomon utilisés dans les communications sans fils.
Après une étude théorique de ces codes, nous proposons deux architectures pour les codeurs et décodeurs de Reed-Solomon (15, 9) et (255, 239), l’une bas´e sur la théorie d’Euclid et l’autre sur les registres à décalage de Berlekamp-Massey.
Les codes de description sont écrits en VHDL, la synthèse est l’implémentation aussi bien du codeur et des décodeurs est réalisé à l’aide de l’outil ISE de Xilinx sur carte FPGA. |
fr_FR |
dc.language.iso |
fr |
fr_FR |
dc.subject |
Reed-Solomon -- Codes |
fr_FR |
dc.subject |
Codage canal |
fr_FR |
dc.subject |
FPGA |
fr_FR |
dc.subject |
Correcteurs d’erreurs -- Code |
fr_FR |
dc.subject |
Circuit reconfigurable -- Implémentation |
|
dc.title |
Implémentation sur circuit reconfigurable d'un décodeur de Reed-Solomon pour les communications sans fils |
fr_FR |
dc.type |
Thesis |
fr_FR |