dc.contributor.author |
Bouallag, Sofiane |
|
dc.contributor.author |
Bouhedda, Mounir |
|
dc.contributor.other |
Boudjema, Fares, Directeur de thèse |
|
dc.date.accessioned |
2020-12-23T13:06:58Z |
|
dc.date.available |
2020-12-23T13:06:58Z |
|
dc.date.issued |
1996 |
|
dc.identifier.other |
PA00896 |
|
dc.identifier.uri |
http://repository.enp.edu.dz/xmlui/handle/123456789/2396 |
|
dc.description |
Mémoire de Projet de Fin d’Études : Génie Electrique. Automatique : Alger, École Nationale Polytechnique : 1996 |
fr_FR |
dc.description.abstract |
La finalité de ce travail était d'établir une nouvelle structure pour la conversion A/D ultra-rapide. A cet effet les réseaux de neurones artificiels se sont bien prêtés; plusieurs approches (sortie binaire, sortie Gray, réseau dynamique...) ont été utilisées aboutissant à des résultats relativement satisfaisants.
A la fin a été élaboré une nouvelle architecture permettant la synthèse d'un ADC neuronal à un bits sans aucun apprentissage.
La faisabilité de cette nouvelle architecture a été prouvée par la réalisation d'un ADC neuronal à quatre bits qui donna les résultats désirés. |
fr_FR |
dc.language.iso |
fr |
fr_FR |
dc.subject |
ADC flash -- Conversion |
fr_FR |
dc.subject |
ADC flash -- Synthèse |
fr_FR |
dc.subject |
ADC flash -- Apprentissage |
fr_FR |
dc.subject |
ADC flash -- Généralisation |
fr_FR |
dc.subject |
ADC flash -- Réalisation |
fr_FR |
dc.subject |
Réseaux -- Neurones artificiels |
fr_FR |
dc.subject |
Amplificateur -- Opérationnel |
fr_FR |
dc.subject |
Gray MSB LSB |
|
dc.title |
Nouvelle approche pour la synthèse d'un ADC flash : etude, conception et réalisation |
fr_FR |
dc.type |
Thesis |
fr_FR |